產(chǎn)品&解決方案
科楠科技以創(chuàng)新驅(qū)動研發(fā),致力于為客戶提供最有競爭力的產(chǎn)品和解決方案,持續(xù)為客戶帶來最大價值。
通用LVDS數(shù)據(jù)模擬源
時鐘與數(shù)據(jù)相位關(guān)系可調(diào),步進(jìn)1ns
自定義LVDS位寬
LVDS級聯(lián)功能
設(shè)備體積小,攜帶方便
產(chǎn)品簡介
設(shè)備尺寸為:240mm*244mm*49mm(長*寬*高),電源集成在整機(jī)中。正面為開關(guān)及控制接口,背面為六路用戶LVDS接口。主要由FPGA、ARM、以太網(wǎng)PHY、USB PHY、USB Hub、Flash、時鐘芯片、DDR芯片、mSATA硬盤等組成。
設(shè)備可實(shí)現(xiàn)24路LVDS數(shù)據(jù)發(fā)送,發(fā)送數(shù)據(jù)存放在內(nèi)置固態(tài)硬盤中。可通過多臺設(shè)備級聯(lián)實(shí)現(xiàn)接口數(shù)量擴(kuò)展。上位機(jī)內(nèi)置數(shù)據(jù)生成功能,可根據(jù)客戶要求生成各種幀格式的數(shù)據(jù)文件。
l 接口類型:LVDS,接口位寬:20-bit(可拆分),時鐘速率:100KHz-100MHz可調(diào);時鐘相位可調(diào)整
l 接口數(shù)量:6個數(shù)據(jù)發(fā)送接口,1個自檢接收接口
l 每個接口對應(yīng)一個mSATA固態(tài)硬盤存儲數(shù)據(jù)
l 通過USB3.0接口或千兆網(wǎng)口對設(shè)備進(jìn)行控制,設(shè)備可級聯(lián)
l 通過構(gòu)造數(shù)據(jù)文件實(shí)現(xiàn)正逆程變化的數(shù)據(jù)發(fā)送
產(chǎn)品框架
設(shè)備由1塊主板和2塊扣板組成,主板上主要由FPGA、以太網(wǎng)PHY、USB PHY、USB Hub、ARM、Flash、PLL`等組成。每塊設(shè)備對外出6路LVDS輸出、1路LVDS輸入,為減小設(shè)備面積,對外LVDS連接器采用上下兩層設(shè)計,主板上出3路輸出和1路輸入,連接器扣板上出3路輸出。主板對外出一個千兆網(wǎng)口和2個USB口,2個USB口通過Hub引出,用來實(shí)現(xiàn)多個設(shè)備級聯(lián)功能,用戶通過千兆以太網(wǎng)或者USB口將發(fā)送的數(shù)據(jù)導(dǎo)入設(shè)備,導(dǎo)入的數(shù)據(jù)存在存儲板上的mSATA盤中,每個盤對應(yīng)1路LVDS,6路LVDS需要6個mSATA盤,為了減少主板面積,3個mSATA盤放在主板上,另外3個放在扣板上。FPGA外掛了大容量DDR3內(nèi)存條,用于緩存數(shù)據(jù)。主板上的ARM用于時鐘配置、版本升級、命令解析、狀態(tài)上報等,ARM對外出百兆網(wǎng)口或者USB接口與計算機(jī)相連,接收命令、FPGA版本文件、上報狀態(tài)均通過該接口。系統(tǒng)框圖如下圖所示:
產(chǎn)品參數(shù)
l 接口類型:LVDS,接口位寬:20-bit(可拆分),時鐘速率:100KHz-100MHz可調(diào);時鐘相位可調(diào)整
l 接口數(shù)量:6個數(shù)據(jù)發(fā)送接口,1個自檢接收接口
l 每個接口對應(yīng)一個mSATA固態(tài)硬盤存儲數(shù)據(jù)
l 通過USB3.0接口或千兆網(wǎng)口對設(shè)備進(jìn)行控制,設(shè)備可級聯(lián)
l 通過構(gòu)造數(shù)據(jù)文件實(shí)現(xiàn)正逆程變化的數(shù)據(jù)發(fā)送
相關(guān)產(chǎn)品推薦